Design and implementation of Channel Estimator for 5G technology networks

Postgraduate Thesis uoadl:2923893 169 Read counter

Unit:
Κατεύθυνση Ηλεκτρονικός Αυτοματισμός (Η/Α, με πρόσθετη εξειδίκευση στην Πληροφορική και στα πληροφοριακά συστήματα)
Library of the School of Science
Deposit date:
2020-10-02
Year:
2020
Author:
Kafarakis Nikolaos
Supervisors info:
Διονύσιος Ι. Ρεΐσης, Αναπλ. Καθηγητής, Τμήμα Φυσικής, ΕΚΠΑ
Έκτορας Νισταζάκης, Αναπλ. Καθηγητής, Τμήμα Φυσικής, ΕΚΠΑ
Άννα Τζανακάκη, Αναπλ. Καθηγητής, Τμήμα Φυσικής, ΕΚΠΑ
Original Title:
ΣΧΕΔΙΑΣΗ ΚΑΙ ΥΛΟΠΟΙΗΣΗ ΕΚΤΙΜΗΤΗ ΚΑΝΑΛΙΟΥ ΓΙΑ ΧΡΗΣΗ ΣΕ ΔΙΚΤΥΑ ΤΕΧΝΟΛΟΓΙΑΣ 5G
Languages:
Greek
Translated title:
Design and implementation of Channel Estimator for 5G technology networks
Summary:
The current Thesis focuses on the design and implementation of a channel estimator and equalizer. Its prototype application is set to be presented on a FPGA board. The estimator is designed to be compatible and functional with 5G telecommunication networks and fulfill the requirements that 5G technology sets.
Main subject category:
Science
Keywords:
Channel Estimator, digital system design, digital system processing, 5G technologies, telecommunication networks
Index:
No
Number of index pages:
0
Contains images:
No
Number of references:
9
Number of pages:
115
File:
File access is restricted only to the intranet of UoA.

Διπλωματικη εργασία.pdf
1 MB
File access is restricted only to the intranet of UoA.